對于標簽芯片,降低系統(tǒng)時鐘頻率是降低功耗、提高通訊距離的最有效手段。首先從理論上按照一種等效判決方法推導出PIE解碼電路的更低時鐘頻率,提出了一種低時鐘頻率下基于ISO 18000-6 TYPE C協(xié)議的UHF RFID標簽芯片解碼電路的實現方案。設計的解碼電路大幅度降低了標簽芯片解碼電路功耗,提高了標簽響應靈敏度。
為了分析UHF RFID讀寫器系統(tǒng)抗干擾性能,本文提出了基于ISO18000-6 type B 協(xié)議下UHF RFID讀寫器的設計方案,并對其通信過程進行了Simulink仿真,給出了曼徹斯特編解碼以及2ASK調制解調的模型。最后,結合實際中經常遇到的高斯白噪聲信道分析了系統(tǒng)的信道抗干擾性能,給出了系統(tǒng)的誤碼率隨信噪比變化曲線。仿真表明本方案所設計的UHF RFID讀寫器系統(tǒng)具有較高的抗干擾性能。